2016-09-28 11:20:34 -04:00
|
|
|
// Copyright 2015-2016 Espressif Systems (Shanghai) PTE LTD
|
|
|
|
//
|
|
|
|
// Licensed under the Apache License, Version 2.0 (the "License");
|
|
|
|
// you may not use this file except in compliance with the License.
|
|
|
|
// You may obtain a copy of the License at
|
|
|
|
|
|
|
|
// http://www.apache.org/licenses/LICENSE-2.0
|
|
|
|
//
|
|
|
|
// Unless required by applicable law or agreed to in writing, software
|
|
|
|
// distributed under the License is distributed on an "AS IS" BASIS,
|
|
|
|
// WITHOUT WARRANTIES OR CONDITIONS OF ANY KIND, either express or implied.
|
|
|
|
// See the License for the specific language governing permissions and
|
|
|
|
// limitations under the License.
|
|
|
|
#include <esp_types.h>
|
|
|
|
#include "esp_intr.h"
|
|
|
|
#include "freertos/FreeRTOS.h"
|
|
|
|
#include "freertos/semphr.h"
|
|
|
|
#include "freertos/xtensa_api.h"
|
|
|
|
#include "soc/dport_reg.h"
|
|
|
|
#include "driver/periph_ctrl.h"
|
|
|
|
|
|
|
|
static portMUX_TYPE periph_spinlock = portMUX_INITIALIZER_UNLOCKED;
|
|
|
|
|
|
|
|
void periph_module_enable(periph_module_t periph)
|
|
|
|
{
|
|
|
|
portENTER_CRITICAL(&periph_spinlock);
|
|
|
|
switch(periph) {
|
2016-11-09 22:23:40 -05:00
|
|
|
case PERIPH_RMT_MODULE:
|
2017-05-08 08:03:04 -04:00
|
|
|
DPORT_SET_PERI_REG_MASK(DPORT_PERIP_CLK_EN_REG, DPORT_RMT_CLK_EN);
|
|
|
|
DPORT_CLEAR_PERI_REG_MASK(DPORT_PERIP_RST_EN_REG, DPORT_RMT_RST);
|
2016-11-09 22:23:40 -05:00
|
|
|
break;
|
2016-09-28 11:20:34 -04:00
|
|
|
case PERIPH_LEDC_MODULE:
|
2017-05-08 08:03:04 -04:00
|
|
|
DPORT_SET_PERI_REG_MASK(DPORT_PERIP_CLK_EN_REG, DPORT_LEDC_CLK_EN);
|
|
|
|
DPORT_CLEAR_PERI_REG_MASK(DPORT_PERIP_RST_EN_REG, DPORT_LEDC_RST);
|
2016-09-28 11:20:34 -04:00
|
|
|
break;
|
|
|
|
case PERIPH_UART0_MODULE:
|
2017-05-08 08:03:04 -04:00
|
|
|
DPORT_SET_PERI_REG_MASK(DPORT_PERIP_CLK_EN_REG, DPORT_UART_CLK_EN);
|
|
|
|
DPORT_CLEAR_PERI_REG_MASK(DPORT_PERIP_RST_EN_REG, DPORT_UART_RST);
|
2016-09-28 11:20:34 -04:00
|
|
|
break;
|
|
|
|
case PERIPH_UART1_MODULE:
|
2017-05-08 08:03:04 -04:00
|
|
|
DPORT_SET_PERI_REG_MASK(DPORT_PERIP_CLK_EN_REG, DPORT_UART1_CLK_EN);
|
|
|
|
DPORT_CLEAR_PERI_REG_MASK(DPORT_PERIP_RST_EN_REG, DPORT_UART1_RST);
|
2016-09-28 11:20:34 -04:00
|
|
|
break;
|
|
|
|
case PERIPH_UART2_MODULE:
|
2017-05-08 08:03:04 -04:00
|
|
|
DPORT_SET_PERI_REG_MASK(DPORT_PERIP_CLK_EN_REG, DPORT_UART2_CLK_EN);
|
|
|
|
DPORT_CLEAR_PERI_REG_MASK(DPORT_PERIP_RST_EN_REG, DPORT_UART2_RST);
|
2016-09-28 11:20:34 -04:00
|
|
|
break;
|
|
|
|
case PERIPH_I2C0_MODULE:
|
2017-05-08 08:03:04 -04:00
|
|
|
DPORT_SET_PERI_REG_MASK(DPORT_PERIP_CLK_EN_REG, DPORT_I2C_EXT0_CLK_EN);
|
|
|
|
DPORT_CLEAR_PERI_REG_MASK(DPORT_PERIP_RST_EN_REG, DPORT_I2C_EXT0_RST);
|
2016-09-28 11:20:34 -04:00
|
|
|
break;
|
|
|
|
case PERIPH_I2C1_MODULE:
|
2017-05-08 08:03:04 -04:00
|
|
|
DPORT_SET_PERI_REG_MASK(DPORT_PERIP_CLK_EN_REG, DPORT_I2C_EXT1_CLK_EN);
|
|
|
|
DPORT_CLEAR_PERI_REG_MASK(DPORT_PERIP_RST_EN_REG, DPORT_I2C_EXT1_RST);
|
2016-09-28 11:20:34 -04:00
|
|
|
break;
|
|
|
|
case PERIPH_I2S0_MODULE:
|
2017-05-08 08:03:04 -04:00
|
|
|
DPORT_SET_PERI_REG_MASK(DPORT_PERIP_CLK_EN_REG, DPORT_I2S0_CLK_EN);
|
|
|
|
DPORT_CLEAR_PERI_REG_MASK(DPORT_PERIP_RST_EN_REG, DPORT_I2S0_RST);
|
2016-09-28 11:20:34 -04:00
|
|
|
break;
|
|
|
|
case PERIPH_I2S1_MODULE:
|
2017-05-08 08:03:04 -04:00
|
|
|
DPORT_SET_PERI_REG_MASK(DPORT_PERIP_CLK_EN_REG, DPORT_I2S1_CLK_EN);
|
|
|
|
DPORT_CLEAR_PERI_REG_MASK(DPORT_PERIP_RST_EN_REG, DPORT_I2S1_RST);
|
2016-09-28 11:20:34 -04:00
|
|
|
break;
|
|
|
|
case PERIPH_TIMG0_MODULE:
|
2017-05-08 08:03:04 -04:00
|
|
|
DPORT_SET_PERI_REG_MASK(DPORT_PERIP_CLK_EN_REG, DPORT_TIMERGROUP_CLK_EN);
|
|
|
|
DPORT_CLEAR_PERI_REG_MASK(DPORT_PERIP_RST_EN_REG, DPORT_TIMERGROUP_RST);
|
2016-09-28 11:20:34 -04:00
|
|
|
break;
|
|
|
|
case PERIPH_TIMG1_MODULE:
|
2017-05-08 08:03:04 -04:00
|
|
|
DPORT_SET_PERI_REG_MASK(DPORT_PERIP_CLK_EN_REG, DPORT_TIMERGROUP1_CLK_EN);
|
|
|
|
DPORT_CLEAR_PERI_REG_MASK(DPORT_PERIP_RST_EN_REG, DPORT_TIMERGROUP1_RST);
|
2016-09-28 11:20:34 -04:00
|
|
|
break;
|
|
|
|
case PERIPH_PWM0_MODULE:
|
2017-05-08 08:03:04 -04:00
|
|
|
DPORT_SET_PERI_REG_MASK(DPORT_PERIP_CLK_EN_REG, DPORT_PWM0_CLK_EN);
|
|
|
|
DPORT_CLEAR_PERI_REG_MASK(DPORT_PERIP_RST_EN_REG, DPORT_PWM0_RST);
|
2016-09-28 11:20:34 -04:00
|
|
|
break;
|
|
|
|
case PERIPH_PWM1_MODULE:
|
2017-05-08 08:03:04 -04:00
|
|
|
DPORT_SET_PERI_REG_MASK(DPORT_PERIP_CLK_EN_REG, DPORT_PWM1_CLK_EN);
|
|
|
|
DPORT_CLEAR_PERI_REG_MASK(DPORT_PERIP_RST_EN_REG, DPORT_PWM1_RST);
|
2016-09-28 11:20:34 -04:00
|
|
|
break;
|
|
|
|
case PERIPH_PWM2_MODULE:
|
2017-05-08 08:03:04 -04:00
|
|
|
DPORT_SET_PERI_REG_MASK(DPORT_PERIP_CLK_EN_REG, DPORT_PWM2_CLK_EN);
|
|
|
|
DPORT_CLEAR_PERI_REG_MASK(DPORT_PERIP_RST_EN_REG, DPORT_PWM2_RST);
|
2016-09-28 11:20:34 -04:00
|
|
|
break;
|
|
|
|
case PERIPH_PWM3_MODULE:
|
2017-05-08 08:03:04 -04:00
|
|
|
DPORT_SET_PERI_REG_MASK(DPORT_PERIP_CLK_EN_REG, DPORT_PWM3_CLK_EN);
|
|
|
|
DPORT_CLEAR_PERI_REG_MASK(DPORT_PERIP_RST_EN_REG, DPORT_PWM3_RST);
|
2016-09-28 11:20:34 -04:00
|
|
|
break;
|
|
|
|
case PERIPH_UHCI0_MODULE:
|
2017-05-08 08:03:04 -04:00
|
|
|
DPORT_SET_PERI_REG_MASK(DPORT_PERIP_CLK_EN_REG, DPORT_UHCI0_CLK_EN);
|
|
|
|
DPORT_CLEAR_PERI_REG_MASK(DPORT_PERIP_RST_EN_REG, DPORT_UHCI0_RST);
|
2016-09-28 11:20:34 -04:00
|
|
|
break;
|
|
|
|
case PERIPH_UHCI1_MODULE:
|
2017-05-08 08:03:04 -04:00
|
|
|
DPORT_SET_PERI_REG_MASK(DPORT_PERIP_CLK_EN_REG, DPORT_UHCI1_CLK_EN);
|
|
|
|
DPORT_CLEAR_PERI_REG_MASK(DPORT_PERIP_RST_EN_REG, DPORT_UHCI1_RST);
|
2016-09-28 11:20:34 -04:00
|
|
|
break;
|
2016-11-21 05:17:07 -05:00
|
|
|
case PERIPH_PCNT_MODULE:
|
2017-05-08 08:03:04 -04:00
|
|
|
DPORT_SET_PERI_REG_MASK(DPORT_PERIP_CLK_EN_REG, DPORT_PCNT_CLK_EN);
|
|
|
|
DPORT_CLEAR_PERI_REG_MASK(DPORT_PERIP_RST_EN_REG, DPORT_PCNT_RST);
|
2016-11-21 05:17:07 -05:00
|
|
|
break;
|
2017-01-06 01:20:32 -05:00
|
|
|
case PERIPH_SPI_MODULE:
|
2017-05-08 08:03:04 -04:00
|
|
|
DPORT_SET_PERI_REG_MASK(DPORT_PERIP_CLK_EN_REG, DPORT_SPI_CLK_EN_1);
|
|
|
|
DPORT_CLEAR_PERI_REG_MASK(DPORT_PERIP_RST_EN_REG, DPORT_SPI_RST_1);
|
2017-01-06 01:20:32 -05:00
|
|
|
break;
|
|
|
|
case PERIPH_HSPI_MODULE:
|
2017-05-08 08:03:04 -04:00
|
|
|
DPORT_SET_PERI_REG_MASK(DPORT_PERIP_CLK_EN_REG, DPORT_SPI_CLK_EN);
|
|
|
|
DPORT_CLEAR_PERI_REG_MASK(DPORT_PERIP_RST_EN_REG, DPORT_SPI_RST);
|
2017-01-06 01:20:32 -05:00
|
|
|
break;
|
|
|
|
case PERIPH_VSPI_MODULE:
|
2017-05-08 08:03:04 -04:00
|
|
|
DPORT_SET_PERI_REG_MASK(DPORT_PERIP_CLK_EN_REG, DPORT_SPI_CLK_EN_2);
|
|
|
|
DPORT_CLEAR_PERI_REG_MASK(DPORT_PERIP_RST_EN_REG, DPORT_SPI_RST_2);
|
2017-01-06 01:20:32 -05:00
|
|
|
break;
|
2017-08-31 07:59:30 -04:00
|
|
|
case PERIPH_SPI_DMA_MODULE:
|
|
|
|
DPORT_SET_PERI_REG_MASK(DPORT_PERIP_CLK_EN_REG, DPORT_SPI_DMA_CLK_EN);
|
2017-09-04 06:12:15 -04:00
|
|
|
DPORT_CLEAR_PERI_REG_MASK(DPORT_PERIP_RST_EN_REG, DPORT_SPI_DMA_RST);
|
|
|
|
break;
|
|
|
|
case PERIPH_SDMMC_MODULE:
|
|
|
|
DPORT_SET_PERI_REG_MASK(DPORT_WIFI_CLK_EN_REG, DPORT_WIFI_CLK_SDIO_HOST_EN);
|
|
|
|
DPORT_CLEAR_PERI_REG_MASK(DPORT_CORE_RST_EN_REG, DPORT_SDIO_HOST_RST);
|
|
|
|
break;
|
|
|
|
case PERIPH_SDIO_SLAVE_MODULE:
|
|
|
|
DPORT_SET_PERI_REG_MASK(DPORT_WIFI_CLK_EN_REG, DPORT_WIFI_CLK_SDIOSLAVE_EN);
|
|
|
|
DPORT_CLEAR_PERI_REG_MASK(DPORT_CORE_RST_EN_REG, DPORT_SDIO_RST);
|
|
|
|
break;
|
|
|
|
case PERIPH_CAN_MODULE:
|
|
|
|
DPORT_SET_PERI_REG_MASK(DPORT_PERIP_CLK_EN_REG, DPORT_CAN_CLK_EN);
|
|
|
|
DPORT_CLEAR_PERI_REG_MASK(DPORT_PERIP_RST_EN_REG, DPORT_CAN_RST);
|
|
|
|
break;
|
|
|
|
case PERIPH_EMAC_MODULE:
|
|
|
|
DPORT_SET_PERI_REG_MASK(DPORT_WIFI_CLK_EN_REG, DPORT_WIFI_CLK_EMAC_EN);
|
|
|
|
DPORT_CLEAR_PERI_REG_MASK(DPORT_CORE_RST_EN_REG, DPORT_EMAC_RST);
|
2017-08-31 07:59:30 -04:00
|
|
|
break;
|
2016-09-28 11:20:34 -04:00
|
|
|
default:
|
|
|
|
break;
|
|
|
|
}
|
2016-09-28 23:50:25 -04:00
|
|
|
portEXIT_CRITICAL(&periph_spinlock);
|
2016-09-28 11:20:34 -04:00
|
|
|
}
|
|
|
|
|
|
|
|
void periph_module_disable(periph_module_t periph)
|
|
|
|
{
|
|
|
|
portENTER_CRITICAL(&periph_spinlock);
|
|
|
|
switch(periph) {
|
2016-11-23 06:07:30 -05:00
|
|
|
case PERIPH_RMT_MODULE:
|
2017-05-08 08:03:04 -04:00
|
|
|
DPORT_CLEAR_PERI_REG_MASK(DPORT_PERIP_CLK_EN_REG, DPORT_RMT_CLK_EN);
|
|
|
|
DPORT_SET_PERI_REG_MASK(DPORT_PERIP_RST_EN_REG, DPORT_RMT_RST);
|
2016-11-23 06:07:30 -05:00
|
|
|
break;
|
2016-09-28 11:20:34 -04:00
|
|
|
case PERIPH_LEDC_MODULE:
|
2017-05-08 08:03:04 -04:00
|
|
|
DPORT_CLEAR_PERI_REG_MASK(DPORT_PERIP_CLK_EN_REG, DPORT_LEDC_CLK_EN);
|
|
|
|
DPORT_SET_PERI_REG_MASK(DPORT_PERIP_RST_EN_REG, DPORT_LEDC_RST);
|
2016-09-28 11:20:34 -04:00
|
|
|
break;
|
|
|
|
case PERIPH_UART0_MODULE:
|
2017-05-08 08:03:04 -04:00
|
|
|
DPORT_CLEAR_PERI_REG_MASK(DPORT_PERIP_CLK_EN_REG, DPORT_UART_CLK_EN);
|
|
|
|
DPORT_SET_PERI_REG_MASK(DPORT_PERIP_RST_EN_REG, DPORT_UART_RST);
|
2016-09-28 11:20:34 -04:00
|
|
|
break;
|
|
|
|
case PERIPH_UART1_MODULE:
|
2017-05-08 08:03:04 -04:00
|
|
|
DPORT_CLEAR_PERI_REG_MASK(DPORT_PERIP_CLK_EN_REG, DPORT_UART1_CLK_EN);
|
|
|
|
DPORT_SET_PERI_REG_MASK(DPORT_PERIP_RST_EN_REG, DPORT_UART1_RST);
|
2016-09-28 11:20:34 -04:00
|
|
|
break;
|
|
|
|
case PERIPH_UART2_MODULE:
|
2017-05-08 08:03:04 -04:00
|
|
|
DPORT_CLEAR_PERI_REG_MASK(DPORT_PERIP_CLK_EN_REG, DPORT_UART2_CLK_EN);
|
|
|
|
DPORT_SET_PERI_REG_MASK(DPORT_PERIP_RST_EN_REG, DPORT_UART2_RST);
|
2016-09-28 11:20:34 -04:00
|
|
|
break;
|
|
|
|
case PERIPH_I2C0_MODULE:
|
2017-05-08 08:03:04 -04:00
|
|
|
DPORT_CLEAR_PERI_REG_MASK(DPORT_PERIP_CLK_EN_REG, DPORT_I2C_EXT0_CLK_EN);
|
|
|
|
DPORT_SET_PERI_REG_MASK(DPORT_PERIP_RST_EN_REG, DPORT_I2C_EXT0_RST);
|
2016-09-28 11:20:34 -04:00
|
|
|
break;
|
|
|
|
case PERIPH_I2C1_MODULE:
|
2017-05-08 08:03:04 -04:00
|
|
|
DPORT_CLEAR_PERI_REG_MASK(DPORT_PERIP_CLK_EN_REG, DPORT_I2C_EXT0_CLK_EN);
|
|
|
|
DPORT_SET_PERI_REG_MASK(DPORT_PERIP_RST_EN_REG, DPORT_I2C_EXT1_RST);
|
2016-09-28 11:20:34 -04:00
|
|
|
break;
|
|
|
|
case PERIPH_I2S0_MODULE:
|
2017-05-08 08:03:04 -04:00
|
|
|
DPORT_CLEAR_PERI_REG_MASK(DPORT_PERIP_CLK_EN_REG, DPORT_I2S0_CLK_EN);
|
|
|
|
DPORT_SET_PERI_REG_MASK(DPORT_PERIP_RST_EN_REG, DPORT_I2S0_RST);
|
2016-09-28 11:20:34 -04:00
|
|
|
break;
|
|
|
|
case PERIPH_I2S1_MODULE:
|
2017-05-08 08:03:04 -04:00
|
|
|
DPORT_CLEAR_PERI_REG_MASK(DPORT_PERIP_CLK_EN_REG, DPORT_I2S1_CLK_EN);
|
|
|
|
DPORT_SET_PERI_REG_MASK(DPORT_PERIP_RST_EN_REG, DPORT_I2S1_RST);
|
2016-09-28 11:20:34 -04:00
|
|
|
break;
|
|
|
|
case PERIPH_TIMG0_MODULE:
|
2017-05-08 08:03:04 -04:00
|
|
|
DPORT_CLEAR_PERI_REG_MASK(DPORT_PERIP_CLK_EN_REG, DPORT_TIMERGROUP_CLK_EN);
|
|
|
|
DPORT_SET_PERI_REG_MASK(DPORT_PERIP_RST_EN_REG, DPORT_TIMERGROUP_RST);
|
2016-09-28 11:20:34 -04:00
|
|
|
break;
|
|
|
|
case PERIPH_TIMG1_MODULE:
|
2017-05-08 08:03:04 -04:00
|
|
|
DPORT_CLEAR_PERI_REG_MASK(DPORT_PERIP_CLK_EN_REG, DPORT_TIMERGROUP1_CLK_EN);
|
|
|
|
DPORT_SET_PERI_REG_MASK(DPORT_PERIP_RST_EN_REG, DPORT_TIMERGROUP1_RST);
|
2016-09-28 11:20:34 -04:00
|
|
|
break;
|
|
|
|
case PERIPH_PWM0_MODULE:
|
2017-05-08 08:03:04 -04:00
|
|
|
DPORT_CLEAR_PERI_REG_MASK(DPORT_PERIP_CLK_EN_REG, DPORT_PWM0_CLK_EN);
|
|
|
|
DPORT_SET_PERI_REG_MASK(DPORT_PERIP_RST_EN_REG, DPORT_PWM0_RST);
|
2016-09-28 11:20:34 -04:00
|
|
|
break;
|
|
|
|
case PERIPH_PWM1_MODULE:
|
2017-05-08 08:03:04 -04:00
|
|
|
DPORT_CLEAR_PERI_REG_MASK(DPORT_PERIP_CLK_EN_REG, DPORT_PWM1_CLK_EN);
|
|
|
|
DPORT_SET_PERI_REG_MASK(DPORT_PERIP_RST_EN_REG, DPORT_PWM1_RST);
|
2016-09-28 11:20:34 -04:00
|
|
|
break;
|
|
|
|
case PERIPH_PWM2_MODULE:
|
2017-05-08 08:03:04 -04:00
|
|
|
DPORT_CLEAR_PERI_REG_MASK(DPORT_PERIP_CLK_EN_REG, DPORT_PWM2_CLK_EN);
|
|
|
|
DPORT_SET_PERI_REG_MASK(DPORT_PERIP_RST_EN_REG, DPORT_PWM2_RST);
|
2016-09-28 11:20:34 -04:00
|
|
|
break;
|
|
|
|
case PERIPH_PWM3_MODULE:
|
2017-05-08 08:03:04 -04:00
|
|
|
DPORT_CLEAR_PERI_REG_MASK(DPORT_PERIP_CLK_EN_REG, DPORT_PWM3_CLK_EN);
|
|
|
|
DPORT_SET_PERI_REG_MASK(DPORT_PERIP_RST_EN_REG, DPORT_PWM3_RST);
|
2016-09-28 11:20:34 -04:00
|
|
|
break;
|
|
|
|
case PERIPH_UHCI0_MODULE:
|
2017-05-08 08:03:04 -04:00
|
|
|
DPORT_CLEAR_PERI_REG_MASK(DPORT_PERIP_CLK_EN_REG, DPORT_UHCI0_CLK_EN);
|
|
|
|
DPORT_SET_PERI_REG_MASK(DPORT_PERIP_RST_EN_REG, DPORT_UHCI0_RST);
|
2016-09-28 11:20:34 -04:00
|
|
|
break;
|
|
|
|
case PERIPH_UHCI1_MODULE:
|
2017-05-08 08:03:04 -04:00
|
|
|
DPORT_CLEAR_PERI_REG_MASK(DPORT_PERIP_CLK_EN_REG, DPORT_UHCI1_CLK_EN);
|
|
|
|
DPORT_SET_PERI_REG_MASK(DPORT_PERIP_RST_EN_REG, DPORT_UHCI1_RST);
|
2016-09-28 11:20:34 -04:00
|
|
|
break;
|
2016-11-23 06:07:30 -05:00
|
|
|
case PERIPH_PCNT_MODULE:
|
2017-05-08 08:03:04 -04:00
|
|
|
DPORT_CLEAR_PERI_REG_MASK(DPORT_PERIP_CLK_EN_REG, DPORT_PCNT_CLK_EN);
|
|
|
|
DPORT_SET_PERI_REG_MASK(DPORT_PERIP_RST_EN_REG, DPORT_PCNT_RST);
|
2016-11-23 06:07:30 -05:00
|
|
|
break;
|
2017-01-06 01:20:32 -05:00
|
|
|
case PERIPH_SPI_MODULE:
|
2017-05-08 08:03:04 -04:00
|
|
|
DPORT_CLEAR_PERI_REG_MASK(DPORT_PERIP_CLK_EN_REG, DPORT_SPI_CLK_EN_1);
|
|
|
|
DPORT_SET_PERI_REG_MASK(DPORT_PERIP_RST_EN_REG, DPORT_SPI_RST_1);
|
2017-01-06 01:20:32 -05:00
|
|
|
break;
|
|
|
|
case PERIPH_HSPI_MODULE:
|
2017-05-08 08:03:04 -04:00
|
|
|
DPORT_CLEAR_PERI_REG_MASK(DPORT_PERIP_CLK_EN_REG, DPORT_SPI_CLK_EN);
|
|
|
|
DPORT_SET_PERI_REG_MASK(DPORT_PERIP_RST_EN_REG, DPORT_SPI_RST);
|
2017-01-06 01:20:32 -05:00
|
|
|
break;
|
|
|
|
case PERIPH_VSPI_MODULE:
|
2017-05-08 08:03:04 -04:00
|
|
|
DPORT_CLEAR_PERI_REG_MASK(DPORT_PERIP_CLK_EN_REG, DPORT_SPI_CLK_EN_2);
|
|
|
|
DPORT_SET_PERI_REG_MASK(DPORT_PERIP_RST_EN_REG, DPORT_SPI_RST_2);
|
2017-09-04 06:12:15 -04:00
|
|
|
break;
|
2017-08-31 07:59:30 -04:00
|
|
|
case PERIPH_SPI_DMA_MODULE:
|
|
|
|
DPORT_CLEAR_PERI_REG_MASK(DPORT_PERIP_CLK_EN_REG, DPORT_SPI_DMA_CLK_EN);
|
|
|
|
DPORT_SET_PERI_REG_MASK(DPORT_PERIP_RST_EN_REG, DPORT_SPI_DMA_RST);
|
2017-01-06 01:20:32 -05:00
|
|
|
break;
|
2017-09-04 06:12:15 -04:00
|
|
|
case PERIPH_SDMMC_MODULE:
|
|
|
|
DPORT_CLEAR_PERI_REG_MASK(DPORT_WIFI_CLK_EN_REG, DPORT_WIFI_CLK_SDIO_HOST_EN);
|
|
|
|
DPORT_SET_PERI_REG_MASK(DPORT_CORE_RST_EN_REG, DPORT_SDIO_HOST_RST);
|
|
|
|
break;
|
|
|
|
case PERIPH_SDIO_SLAVE_MODULE:
|
|
|
|
DPORT_CLEAR_PERI_REG_MASK(DPORT_WIFI_CLK_EN_REG, DPORT_WIFI_CLK_SDIOSLAVE_EN);
|
|
|
|
DPORT_SET_PERI_REG_MASK(DPORT_CORE_RST_EN_REG, DPORT_SDIO_RST);
|
|
|
|
break;
|
|
|
|
case PERIPH_CAN_MODULE:
|
|
|
|
DPORT_CLEAR_PERI_REG_MASK(DPORT_PERIP_CLK_EN_REG, DPORT_CAN_CLK_EN);
|
|
|
|
DPORT_SET_PERI_REG_MASK(DPORT_PERIP_RST_EN_REG, DPORT_CAN_RST);
|
|
|
|
break;
|
|
|
|
case PERIPH_EMAC_MODULE:
|
|
|
|
DPORT_CLEAR_PERI_REG_MASK(DPORT_WIFI_CLK_EN_REG, DPORT_WIFI_CLK_EMAC_EN);
|
|
|
|
DPORT_SET_PERI_REG_MASK(DPORT_CORE_RST_EN_REG, DPORT_EMAC_RST);
|
|
|
|
break;
|
2016-09-28 11:20:34 -04:00
|
|
|
default:
|
|
|
|
break;
|
|
|
|
}
|
2016-09-28 23:50:25 -04:00
|
|
|
portEXIT_CRITICAL(&periph_spinlock);
|
2016-09-28 11:20:34 -04:00
|
|
|
}
|